E3 (2 de mayo de 2017) IC-16-17-Q2

#### Examen 3 (temas 8, 9, 10 y 11)

Duración del examen: 1h 45min. Escribid la solución de cada ejercicio en el espacio reservado para ello en el enunciado. No podéis utilizar calculadora, móvil, apuntes, etc. La solución se publicará en Atenea mañana por la tarde y las notas antes de una semana.

#### Ejercicio 1 (2 puntos)

Para ejecutar el código for (R1=133; R1>-133; R1--) {if (R1<0>==1) R2=R2+R1} R2=R2/4; donde los registros contienen números enteros en Ca2, completad: (En ambos apartados se usa R7 para almacenar valores temporales) (R1<0> es el bit de menor peso de R1). (Ver chuleta en página 4)

- a) El grafo de estados de la UC de propósito específico para que, junto con la UPG, formen un PPE que lo ejecute. No faltan nodos, faltan arcos y etiquetas (z, |z, o nada) y la palabra de control en mnemotécnicos de cada nodo.
- b) El código en ensamblador SISA para ejecutarlo en el computador SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM).



E3 (2 de mayo de 2017) IC-16-17-Q2

#### Ejercicio 3 (2,5 puntos)

Vamos a simular el comportamiento de un circuito secuencial sencillo que tiene, ademas de la señal de reloj, una señal de entrada de un bit, x, y otra de salida, w. La figura muestra el grafo de estados que especifica el funcionamiento del circuito secuencial. Realizamos dos simulaciones, apartados a y b, y en ambas la secuencia de valores de entrada, x, se realiza por el teclado y la secuencia de valores de salida, w, se realiza por la impresora, siguiendo el protocolo asíncrono usual en el que la lectura/escritura del puerto de datos del teclado/impresora (KEY-DATA/PRINT-DATA) produce un efecto lateral en el puerto de estado del teclado/impresora (KEY-STATUS/PRINT-STATUS). Cada señal binaria x/w se implementará leyendo/escribiendo por el teclado/impresora una palabra de 16 bits con valor 0 o 1 según corresponda. (Leer la nota explicativa antes de realizar ningún apartado)

- a) En este apartado la simulación se realiza en un PPE con una UCE+UPG+IO<sub>Key-Print</sub> (ver esquema de la UPG en pag.3). Completad, en la página 3, el grafo de estados de la Unidad de Control Específica (UCE) del PPE que simula **indefinidamente** el comportamiento del circuito. (1,5 puntos)
- b) En este apartado la simulación se realiza en el computador SISC Harvard uniciclo (UCG+UPG+ $IO_{Key-Print}$ ) Completad, en la página 3, el código ensamblador SISA para que el SISC Harvard uniciclo (ver esquema en pag.4) simule indefinidamente el comportamiento del circuito. (1 punto)

**Nota explicativa.** Para ambos apartados la secuencia de acciones/instrucciones sigue el mismo patrón; un primer bloque de inicialización de constantes (R0 y R1 mantienen las constantes 0 y 1 de 16 bits para simular los valores binarios 0 y 1 que pueden tomar cada una de las señales x y w) seguido de tres bloques, cada uno de ellos simula un nodo del grafo del circuito (E0, E1 y E2). La estructura interna de cada bloque que simula un nodo es la misma: Las primeras 3 acciones/instrucciones realizan la impresión de la salida del circuito, w. Las siguientes 4 acciones/instrucciones realizan la entrada por el teclado de la entrada del circuito, x, y pasan a simular el siguiente nodo del grafo según el valor entrado (y el estado actual que se está simulando). De los tres nodos del grafo solo se pide que escribáis los bloques que simulan el E0 y el E2, para simplificar el ejercicio. Los cuatro bloques se han separado por líneas discontinuas. En el bloque E2 hay que considerar que están las 7 acciones (nodos)/instrucciones, aunque no se muestran para ahorrar espacio. Para ambos apartados solo se usa el registro R7, ademas del R0 y R1 ya mencionados.



#### Ejercicio 4 (3,5 puntos)

Completad la tabla en la que cada fila es un apartado diferente que contiene 4 columnas para una misma instrucción: 1) Instrucción en ensamblador SISA, 2) Instrucción en lenguaje máquina (LM) en hexadecimal, 3) algunos bits de la palabra de control del SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM), ver pag. 4, (poned x siempre que no se sepa el valor del bit al no saber cómo se han implementado las x en la ROM de la Lógica de Control) y 4) estado del computador después de ejecutar la instrucción suponiendo que el estado antes de su ejecución es (El símbolo % denota la operación módulo): PC=0x03DE; Ri=2\*i para i=0,... 7; MEM<sub>w</sub> [@] = (@+2) % (2^16) para @=0, 2, 4, 6... (2^16) -2 Escribid solo el contenido, en hexadecimal, de los registros (incluido el PC) y la palabra de la memoria de datos, MEM<sub>w</sub> (si se modifica un byte debe indicarse el valor de la palabra a la que pertenece) que se modifican al ejecutar cada instrucción.

| 0 0 0 0 | aaa   | b b b    | d d d | fff | Logic and Aritmetic<br>Operations | AND, OR, XOR, NOT,<br>ADD, SUB, SHA, SHL        |  |  |  |  |
|---------|-------|----------|-------|-----|-----------------------------------|-------------------------------------------------|--|--|--|--|
| 0001    | aaa   | b b b    | d d d | fff | Compare Signed and<br>Unsigned    | CMPLT, CMPLE, -, CMPEQ,<br>CMPLTU, CMPLEU, -, - |  |  |  |  |
| 0 0 1 0 | ааа   | d d d    | nnn   | nnn | Add Immediate                     | ADDI                                            |  |  |  |  |
| 0 0 1 1 | ааа   | d d d    | nnn   | nnn | Load                              | LD                                              |  |  |  |  |
| 0 1 0 0 | aaa   | b b b    | nnn   | nnn | Store                             | ST                                              |  |  |  |  |
| 0 1 0 1 | a a a | d d d    | nnn   | nnn | Load Byte                         | LDB                                             |  |  |  |  |
| 0 1 1 0 | ааа   | b b b    | nnn   | nnn | Store Byte                        | STB                                             |  |  |  |  |
| 0 1 1 1 |       |          |       |     |                                   | Branch future extension                         |  |  |  |  |
| 1000    | 222   | 0<br>n n | nnn   | nnn | Branch on Zero                    | BZ                                              |  |  |  |  |
| 1000    |       | 1        |       |     | Branch on Not Zero                | BNZ                                             |  |  |  |  |
|         | d d d | 0        |       |     | Move Immediate                    | MOVI                                            |  |  |  |  |
| 1 0 0 1 | a a a | n n      | nnn   | nnn | Move Immediate High               | MOVHT                                           |  |  |  |  |
|         | d d d |          |       |     | move minediate mgn                | 110 1111                                        |  |  |  |  |
| 1010    | d d d | 0<br>n n | nnn   | nnn | Input                             | IN                                              |  |  |  |  |
|         | ааа   |          |       |     | Output                            | OUT                                             |  |  |  |  |
| 1011    | xxx   | xxx      | xxx   | xxx |                                   | Future extensions                               |  |  |  |  |
| 11xx    |       |          |       |     |                                   | ***************************************         |  |  |  |  |

|            | 1) Ensamblador | 2) LM  |      | 3) Bits Pa |     |             |  | Control     | 4) Estado después de su ejecución |
|------------|----------------|--------|------|------------|-----|-------------|--|-------------|-----------------------------------|
|            |                | (Hexa) | -/i/ | /l/a       | WrD | WrD<br>Byte |  | N<br>(hexa) |                                   |
| a)         | STB -7(R4), R0 |        |      |            |     |             |  |             |                                   |
| <b>b</b> ) | BZ R0, -7      |        |      |            |     |             |  |             |                                   |
| c)         |                | 596D   |      |            |     |             |  |             |                                   |
| d)         |                | 9D86   |      |            |     |             |  |             |                                   |

# Respuesta apartado a)



|      | L |   |  |   |   |
|------|---|---|--|---|---|
| <br> |   | _ |  | _ | _ |
|      | _ |   |  |   |   |
|      |   |   |  |   |   |
|      |   |   |  |   |   |
|      |   |   |  |   |   |
|      | L |   |  |   |   |
|      |   |   |  |   |   |

| _ |  |  |
|---|--|--|
|   |  |  |
|   |  |  |
|   |  |  |

| L |  |  |  |
|---|--|--|--|
|   |  |  |  |

| R7 |
|----|

|  | - |
|--|---|
|  | , |
|  |   |
|  |   |
|  |   |

| _ |  |  |
|---|--|--|
|   |  |  |
|   |  |  |

|       |   |   |   |   |   |   |   |   | _ | , |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
|-------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| <br>_ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ | _ |

## Aquí 7 nodos para E1

| R7, |  |
|-----|--|
|     |  |

| -, |  |
|----|--|
| •  |  |
|    |  |

|  |  | $\overline{}$ |
|--|--|---------------|
|  |  |               |
|  |  |               |
|  |  |               |
|  |  |               |

| / |
|---|
|---|

| -, |  |
|----|--|
|    |  |

#### Respuesta apartado b)

| R0, | , |  |
|-----|---|--|
| J   |   |  |

| R7, |  |
|-----|--|
|     |  |
|     |  |

|  | ]   |  |
|--|-----|--|
|  | R7, |  |

|    | _          |  |
|----|------------|--|
|    |            |  |
| Bl | $\mid$ R7, |  |
|    |            |  |

### Aquí 7 instrucciones para E1

| - | <br> | - | <br>- | - | - | - | - | -  | - | - | - | _ | - | - | - | - | - | - | - | _ | - | - | - | - | _ | - |
|---|------|---|-------|---|---|---|---|----|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
|   |      |   |       |   |   |   |   |    | Г |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   | _ |
|   |      |   |       |   |   | R | 7 | ٠, | , |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |

| В | R7, |  |
|---|-----|--|

| 1     |   |
|-------|---|
| D7    |   |
| K / , | , |

E3 (2 de mayo de 2017) IC-16-17-Q2

#### Esquema a bloques de la UPG sin espacio de Entrada/salida



#### Estructura a bloques del SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM)



#### Funcionalidad de la ALU F OP 00 11 10 01 $b_1$ $b_0$ X 0 0 CMPLT (X, Y) AND (X, Y) 0 0 0 1 CMPLE (X, Y) OR (X, Y) 0 1 0 MOVHI(X, Y) XOR(X, Y)0 1 CMPEQ (X, Y) NOT (X) 1 0 0 CMPLTU (X, Y) ADD (X, Y) 1 0 1 CMPLEU (X, Y) SUB (X, Y) 1 0 SHA(X, Y) 1 1 1 1 SHL(X, Y)